8、 PCB版图格式层叠Drawing Format
根据不同行业、不同企业的不同需要,PCB设计会呈现不同的格式,不同特征,那些特征符号即可在Drawing Format层叠中选择。因此,版图格式,用以帮助工程师为PCB设计做出特定的标注,主要注意的子层叠Subclass包括:PCB设计原点层(Drawing_Origin)以及版图Title信息层(Title_Block/Title_Data)等层叠。
此外,该Drawing Format层叠在PCB设计与数据输出过程中,很少被使用,只要稍微了解意义即可,不需要深究的。
9、 PCB信号完整性分析相关层叠设置Analysis
在Aanlysis信号完整性仿真信息层叠中,记录的是Allegro PCB SI仿真相关输出层叠,当我们进行SI仿真时候,会产生一些相关数据信息在某些特定的SI仿真子层叠,我们就可以打开这边的颜色设置来观察。
从上面的层叠介绍,了解到Cadence Allegro PCB设计相关的所有层叠设置意义,这样我们就可以轻松根据企业的模板或自己的喜好为不同层叠设置不同颜色,并可以配以不同的stipple patterns,以清楚分明的将PCB不同的层叠、不同的信息同时显示在PCB设计环境中,这样可以大大提高我们的设计效率。 当然,如果我们在PCB设计过程中,遇到一些情况,譬如:Allegro设计环境中的层叠设置无法正确标示所需的特殊层叠,或者企业有某些特殊规定、特殊使用的层叠,诸如此类情况出现时,Allegro自带的叠层已经不再适用PCB设计,我们也可以在PCB中进行层叠的自定义,以达到设计要求。
综上所述,Cadence Allegro 16.5设计环境中的层叠设置是多样化、专业化、细致化的,其广泛的层叠设置以全面的PCB层叠资源,囊括了PCB设计、检查、生产所需的各个环节所需设置要求;以细致、专业的分类与子类的方式,告诉工程师如何选择层叠,让层叠选择变得异常轻松;以定制化的层叠设置方式,为工程师提供更大的层叠设计余量,不用担心层叠不符合要求。
掌握以上说明的Allegro层叠意义后,工程师不必要再惧怕学习Cadence Allegro,也不需要再为如此细致的层叠设置而苦恼,因为这其实很简单。