辽东学院自编教材
《可编程逻辑器件原理及
应用实验》指导书
李海成 编
(计算机科学与技术、电子信息工程专业用)
姓名: 学号: 班级:
信息技术学院 2013年6月
目 录
目 录............................................................................................... 1 实验一 MAX+PLUS-II设计三八译码器 ............................................ 2 实验二 半加器 ...................................................................................... 26 实验三 实验四 实验五 实验六 实验七 实验八
带进位输入的8位加法器 ...................................................... 28 数据比较器 .............................................................................. 30 编码器 ...................................................................................... 33 组合逻辑电路的设计 .............................................................. 36 计数器 ...................................................................................... 39 触发器功能的模拟实现 .......................................................... 42
1
实验一 MAX+PLUS-II设计三八译码器
实验类型: 验证性
实验课时: 2
指导教师: 李海成 教学周次:第 周
时 间:201 年 月 日 课 次:第 节
实验分室: 实验台号: 实 验 员:
说明:本书将以实验一为例详细介绍altera公司max+plusII 10.0版本软件的基本应用,其它实验将不再赘述。读者在通过本实验后将对max+plusII软件及CPLD/FPGA的设计与应用有一个比较完整的概念和思路。此书因篇幅有限,仅仅介绍了max+plusII软件的最基本、最常用的一些基本功能,相信读者在熟练使用本软件以后,你定会发现该软件还有好多非常方便、快捷、灵活的设计技巧与开发功能。由于编者能力有限,不详之处再所难免,我们希望得到你的指正与包含。 一、实验目的:
1、通过一个简单的3-8译码器的设计,让学生掌握组合逻辑电路的设计方法。 2、掌握组合逻辑电路的静态测试方法。 3、初步了解可编程器件设计的全过程。 二、 实验步骤:
MaxplusII软件的基本操作与应用
(一)设计输入: 1、软件的启动:进入Altera软件包,打开
MAX+plus II 10.0软件,如图1-1所示。
2、
图:1-1
启动File \\ New菜单,弹出设计输入选择窗口,如下图1-2所示。或点击下图1-3主菜单中的空白图标
,进入新建文件状态。
2