实验三态输出触发器及锁存器 下载本文

实验7 三态输出触发器及锁存器

一、实验目的

1.掌握三态触发器和锁存器的功能及使用方法. 2.学会用三态触发器和锁存器构成的功能电路。 二、实验仪器及材料 1.双踪示波器

2.器件: CD4043 三态输出四R—S触发器 一片 74LS75 四位D锁存器 一片 三、实验内容

1.锁存器功能及应用

图4.I为74LS75四D锁存器,每两个D锁存器由一个锁存信号G控制, 当G为高电平时,输出端Q随输入端D信号的状态变化,当G由高变为低时,Q

锁存在G端由高变低前 Q的电平上。

图4.l

(l).验证图4.l锁存器功能,并列出功能状态表。 (2).用74LS75组成数据锁存器

按图 27。2接线,1D~4D接逻辑开关作为数据输入端,G1,2和 G 3,4 接到一起作为锁存选通信号 ST,IQ~4Q分别接到 7段译码器的 A-D端, 数据输出由数码管显示。

设:逻辑电平 H为“l”、 L为“0”

ST=l,输入0001,0011,0111,观察数码管显示。 ST=0,输入不同数据,观察输出变化。

2.三态输出触发器功能及应用

4043为三态R-S触发器,其包含有4个R-S触发器单元,输出端

均用CMOS传输门对输出状态施加控制。当传输门截止时,电路输出呈 “三态”,即高阻状态。管脚排列见图4.3。

(1).三态输出R-S触发器功能测试 验证RS触发器功能,并列出功能表。

注意:(a).不用的输入端必须接地,输出端可悬空。

(b).注意判别高阻状态,参考方法:输出端为高阻状态时用万用 表电压档测量电压为零,用电阻档测量电阻为无穷大 。

CD4043电平输出。 电源 3 5 10 15

高电平电压 低电平电压