Cadence PCB设计仿真技术介绍 下载本文

Cadence PCB 设计仿真技术介绍

Cadence PCB 设计仿真技术提供了一个全功能的模拟仿真器,并支持数字 元件帮助解决几乎所有的设计挑战,从高频系统到低功耗 IC 设计,这个强大 的仿真引擎可以容易地同各个 Cadence PCB 原理图输入工具结合,加速了上市 时间并控制了运作成本,它交互式,易于使用的图形用户界面可提供对设计过 程的完全控制,来自多家厂商的模型支持,内置数学函数和行为建模技术等资 源的可用性促成了高效的设计过程,在仿真器之上建立先进的分析特性,敏感 性, 蒙特卡洛, 应力分析和带有多个引擎的优化器,改善了设计性能,成本效 益和可靠性。

Cadence PCB 设计仿真技术可以在以下产品中获取:. Cadence allegro. aMS Simulator . Cadence PSpice. simulation Cadence PSpice 仿真该产品与 allegro design entry HdL 和 Cadence OrCad. Capture 紧密集成,同时该仿真技术也可以 在强大的协同仿真环境,SLPS,中与 MathWorks 的 MaTLaB Simulink 软件包 连接,见图 1。 优点

. 改善大型设计的仿真次数,可靠性和收敛. 通过整合的模拟和事件驱动的 数字仿真既提高了速度,又无需牺牲准确性. 利用基本直流,交流,噪声和瞬 态分析来探测电路行为 . 允许使用 SLPS 进行实际电气设计的系统级接口的测 试. 超过 20,000 个模拟和混合信号模型库供选择. 允许模拟和数字信号的自 动识别,并应用到模拟到数字和数字到模拟接口. 在付诸硬件实施之前使用假 设的理念来 CADENCE PCB 设计仿真 混合模拟/数字仿真

集成的模拟和事件驱动数字仿真提高了速度而无需牺牲精确性,单独的图形 化波形分析器在同一时间轴上显示混合模拟和数字仿真的结果,数字功能支持 5 种逻辑电平和 64 种强度,由负载而定的延迟,以及 hazard/race 检查, allegro aMS Simulator 和 PSpice 仿真还具有针对数字门和约束检查,如 setup 和 hold 时序的传播建模特性, 模拟分析

使用直流,交流,噪声,瞬态,参数扫描,蒙特卡洛和直流敏感性分析探测 电路行为,allegro aMS Simulator 和 PSpice 技术包含若干交互仿真控制器和两 个仿真解算器。 图形结果和数据显示

Probe Windows 允许用户从扩展的一组数学函数中进行选择,用于仿真输出 变量,

通过在原理图内直接将标记放置在所希望的管脚,网络,和零件上,

使用内置的

设计师可以创建绘图窗口模板并用它们容易地进行复杂的量测, 量测函数和定制量测的创建,

该工具还可以帮用户测量电路的性能特征,为

显示数据,附加的功能允许进行电路电压,电流和功耗的实际和复杂函数绘图, 包括用于幅值和相位裕度的 Bodé图及用于小信号特征的导数,见图 2。 寻求设计的关系

. 使用优化器优化电路性能. 使用数学表达式,函数和行为器件替代和仿真 复杂电路的功能模块, . 使用应力分析并通过使用蒙特卡洛分析观察组件成品 率,确定哪个组件受载过大,tips:感谢大家的阅读,本文由我司收集整编。仅 供参阅!