C54X的习题与思考题 下载本文

16、主要设定和控制处理器的工作方式和存储器的配置,反映处理器的工作状态的寄存器是( )

A、PMST B、ST0 C、ST1 D、AR0-AR7

17、TMS320C5402的存储器中断矢量的起始地址为( ) A、FF00H B、F080H C、EFFFH D、FF80H

18、TMS320C54x芯片的流水线操作共有多少个操作阶段?每个阶段执行什么任务?完成一条指令都需要那些操作周期?

19、试分析下列程序的流水线冲突,划出流水线操作图。如何解决流水线冲突? SLTM A,AR0 STM #10,AR1 LD *AR1,B

20、已知(30H)=50H,AR2=40H,AR3=60H,AR4=80H。 MVKD 30H,*AR2 MVDD *AR2,*AR3 MVDM *AR3,AR4

运行以上程序后,(30H)、(40H)、*AR3和AR4的值分别等于多少呢? 21、已知(80H)=20H,(81H)=30H。 LD #0,DP LD 80H,16 ,B ADD 81H,B 运行以上程序后,B等于多少?

试卷样题

一、判断下列说法是否正确 。(30分)

⑴ AR1、AR2不能用作双数据存储器操作数寻址的辅助寄存器( );

⑵ 时钟发生器从DIV工作方式转到PLL方式时,CLKOUT立即用作C54x的时钟 ( );

⑶ 依具体指令的不同,对部分外围电路寄存器寻址时,有的只需要1个机器周期( );

⑷ C548和C549中的数据空间可扩展到128页,每页64K( )。 ⑸ 程序存储器取指比数据寻址具有较高的优先权( )

⑹ 硬件中断仅指由外部中断口信号触发的外部硬件中断( ); ⑺ 单条指令中的多个(2~3)条件是“或”的关系( )。

⑻ 大多数C54x程序是不需要对其流水线冲突问题特别关注的,只有某些MMR写操作才需要注意( )。

⑼ 解决流水线冲突的办法就是在写操作指令的后面插入若干条NOP指令( )。

⑽ 累加器A和B的作用相同,没有差别,可以互换使用( )。 二、填空:(30分)

⑴重复执行单条指令的最大次数为( )。

⑵访问不同页的同一单元(dma值相同)的区别在于( )的值不同。 ⑶对硬件初始化,复位输入信号 至少必须保持( )个CLKOUT周期的低电平。 ⑷当C54x响应复位时,CPU终止当前的程序,并强迫程序计数器PC置成( )。 ⑸如果没有利用MEMORY和SECTIONS命令,链接器就按( )来定位输出段。 ⑹如果汇编语言程序中无段命令,那么汇编器把程序中的内容都汇编到( )段。

⑺TMS320C54x DSP有( )级流水线。 ⑻含有29个字的循环缓冲器必须从最低( )位为0的地址开始。 ⑼一条k段流水要完成n条指令所需的最少周期数为( )。 ⑽TMS320C54x内部有( )种总线。

三、指出下段程序将执行多少次循环 。(5分) ( 次 )

STM #5,AR1 STM #10,AR0 loop: ? ? *AR1+ ? ? CMPR LT,AR1 BC loop,TC

四、试设计一个段名为MYSTACK的有11个单元的堆栈,并为堆栈指针赋初值。(5分)

五、写出提取B=03 6543 4321中的指数值的指令,执行后T中的值为多少。(10分)

六、编制一段计算y=555/222+1的汇编程序(10分)

七、简述用DSP芯片进行产品开发需要经过的环节和在CCS上如何进行基本操作。(10分)