在程序的执行过程中, Cache与主存的地址映射是由(1)完成的。 (1)A.操作系统 【答案】C 【解析】
cache是高速缓冲存储器,作为CPU与主存之间的高速缓冲,有存储容量小,成本大,
B.程序员调度
C.硬件自动
D.用户软件
速度快的特点,存放经常被CPU访问的内容。cache和主存之间的映射由硬件自动完成。
某四级指令流水线分别完成取指、取数、运算、保存结果四步操作。若完成上述操作的时间依次为 8ns、9ns、4ns、8ns,则该流水线的操作周期应至少为(2)ns。
(2)A.4 【答案】C 【解析】
内存按字节编址。若用存储容量为 32Kx8bit 的存储器芯片构成地址从A0000H到DFFFFH的内存,则至少需要(3)片芯片。
(3)A.4 【答案】B 【解析】
计算机系统的主存主要是由(4)构成的。 (4)A.DRAM 【答案】A 【解析】
DRAM动态随机存取存储器,最为常见的系统内存。为了保持数据,DRAM必须周期性刷
B.SRAM
C.Cache
D.EEPROM
存储区域空间为:DFFFF-A0000+1=40000H。
B.8
C.16
D.32
B.8
C.9
D.33
新。
计算机运行过程中,CPU 需要与外设进行数据交换。采用(5)控制技术时,CPU与外设可并行工作。
(5)A.程序查询方式和中断方式 C.程序查询方式和 DMA 方式 【答案】B 【解析】
B.中断方式和 DMA 方式
D.程序查询方式、中断方式和 DMA 方式
程序查询方式是按顺序执行的方式,由CPU全程控制。因此不能实现外设与CPU的并行
工作。中断方式,在外设做好数据传送之前,CPU可做自己的事情。发出中断请求之后,CPU响应才会控制其数据传输过程,因此能一定程度上实现CPU和外设的并行。而DMA方式由DMAC控制器向CPU申请总线的控制权,在获得CPU的总线控制权之后,由DMAC代替CPU控制数据传输过程。
李某购买了一张有注册商标的应用软件光盘,则李某享有(6)。 (6) A.注册商标专用权
C.该软件的著作权
【答案】B 【解析】
某软件项目的活动图如下图所示,其中顶点表示项目里程碑,连接顶点的边表示包含的活动,边上的数字表示活动的持续时间(天)。完成该项目的最少时间为(7)。由于某种原因,现在需要同一个开发人员完成BC和BD,到完成该项目如最少时闻为(8)天。
购买光盘,只拥有光盘的所有权。
B.该光盘的所有权 D.该软件的所有权
(7)A.11
(8)A.11 【答案】B C 【解析】
B.18 B.18
C.20 C.20
D.21 D.21
关键路径:最长的一段(ABCEFJ==ABDGFJ=18天),BD、BF只能由同一个人来完成,因
此最快的方式为,先完成BD再去完成BC(因此相当于此时,关键路径ABCEFJ上推迟了2天完成,因此此时项目完成的最少时间为20天)。
以下关于程序设计语言的叙述中,错误的是(9)。 (9) A.脚本语言中不使用变量和函数
C.脚本语言采用解释方式实现
【答案】A 【解析】
QQ:414493855获取2009年到2017年的全部试题也答案详解
在基于Web的电子商务应用中,访问存储于数据库中的业务对象的常用方式之一是(10)。 (10)A.JDBC 【答案】A 【解析】
数据库连接(JDBC)由一组用 Java 编程语言编写的类和接口组成,它提供了一个标准的
B.XML
C.CGI
D.COM
B.标记语言常用于描述格式化和链接 D.编译型语言的执行效率更高
API。
下图所示的调制方式是(11),若数据速率为1kb/s ,则载波速率为(12)Hz。
(11)A.DPSK
(12)A.1000 【答案】A B 【解析】
B.BPSK B.2000
C.QPSK C.4000
D.MPSK D.8000
根据图形可知是以载波的相对初始相位变化来实现数据的传送,并且初始相位与前一码
元的发生180度变化为二进制0,无变化为1.因此可知采用的调制技术为DPSK(差分相移键