04-05-数字电路与逻辑设计-a卷

试卷编号

命题人: 王玉青 审核人: 试卷分类(A卷或B卷)

五邑大学试卷

学期:2013至2014学年度 第1学期

课程: 数字电路与逻辑设计 课程代号: 0700280 使用班级:信息工程学院2011级 姓名: 学号:

题号 得分

一、填空题(15分,每空1分) 得分 1. 时序逻辑电路按照其触发器是否由统一的时钟控制分为时序逻辑电路和时序逻辑电路。 2. 当数据选择器的数据输入端的个数为8时,其地址代码应有位。

3. 两个1位二进制数字A和B相比较,可以用作为A>B的输出信号Y(A>B)。 4. 寻址容量为256k×4的RAM需要根地址线。 5.欲设计一个47进制的计数器至少需要片74LS160。 6.JK触发器的特性方程为。

7.当TTL与非门的输入端悬空时相当于输入接入电平。 8.模数转换器(ADC)两个最重要的指标是转换精度和。 9.A/D转换通常经过、、、四个步骤。

10.TTL门电路中,输出端能并联使用的有和。

二、选择题(11分,每空1分) 得分 1. 下列各式中哪个是三变量A、B、C的最小项?。 A.ABB.A?B?CC.ABCD.B?C 2. 下列公式中哪个是错误的?。 A.0?A? 一 二 三 四 五 六 七 八 九 总分 AB.A?A?A

C.A?B?A?BD.A?BC?(A?B)(A?C) 3. 采用集电极开路的OC门主要解决了。 A.TTL门不能相“与”的问题 B.TTL门的输出端不能“线与”的问题 C.TTL门的输出端不能相“或”的问题

4. 触发器有两个稳态,,存储4位二进制信息需要个触发器。

A.2B.4C.8D.16 5.欲使D触发器按QA.0B.1C.QD.Q

6.要构成容量为4k×8的RAM,需要片容量为256×4的RAM。 A.2B.4C.8D.32

7.3线-8线译码器处于译码状态时,当输入A2A1A0=010时,输出Y7...Y0=。 8.多谐振荡器可产生。

A.正弦波B.矩形脉冲C.三角波D.锯齿波

9.555定时器构成施密特触发器时,其回差电压为。 A.VCCB.VCC/2C.VCC/3D.2VCC/3 10.D/A转换器能够将转变成。

A.正弦信号B.数字信号C.模拟信号D.方波信号

得分 三、判断题(8分,每题1分) ()1.编码器是时序逻辑电路。

()2.施密特触发器可用于将三角波变换成正弦波。 nn?1?Qn工作,应使输入端D=。

EPQAQBQCQDRCO()3.单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。 ET()4.四变量的最小项共有8种组合。 ()5.具有推拉输出的TTL门的输出端不可以并列使用。 ()6.CMOS门的输入端不可以悬空。 ()7.将TTL与非门作非门使用,则多余输入端应接低电平。 ()8.T触发器,在T=1时,加上时钟脉冲,则触发器翻转。

得分 四、(共9分)

用卡诺图法化简逻辑函数F五、(共17分) 得分 74HC16174LS161 LOADCLRCLKABCD??m(3,5,6,7,10)??d(0,1,2,4,8)

已知同步时序电路如图1所示。试写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并说明该电路的功能。

图1

六、(共15分)

得分 试利用74LS161和反馈预置数法设计一可控进制计数器:当控制变量X为1时为12进制计数器,X=0时为10进制计数器,并画出电路图。 74LS161功能表

七、(共6分) 得分 若将1024×1位的RAM芯片组成2048×2位的RAM电路,(1)应需几片1024×1位的芯片?(2)还需要哪种集成芯片?(3)试画出扩展电路,1024×1位的ROM芯片的逻辑符号如下图所示。(8分)

八、(共6分) 得分 图2(a)所示为由555定时器构成的声控报警电路。声音经接收放大后的信号如图2(b)所示,vI的峰值4V。

(1)分别说出555定时器1和555定时器2所构成单元电路的名称; (2)请计算报警的时间;

九、(共13分) 得分 某汽车驾驶员培训班进行结业考试。有3名评判员,其中A为主评判员,B、C为副评判员。评判时按少数服从多数原则,但若主评判认为合格,也可通过。试设计一个逻辑电路实现上述功能。

要求:1.列出输出和输入的真值表;2.写出逻辑函数表达式;3.试用4选1数据选择器74HC153实现评判的规定逻辑功能。

联系客服:779662525#qq.com(#替换为@) 苏ICP备20003344号-4