4、复习同步时序逻辑电路的分析过程。
5、熟悉实验内容,自拟表格记录实验数据,完成同步时序逻辑电路的分析,并利用multisim软件实现电路的仿真。
六、实验报告与思考题
1、列表整理JK触发器实验结果,用JK触发器特性方程验证分析。 2、集成触发器主要有哪几种?分别采用何种触发方式?请列举说明。 3、记录整理同步时序逻辑电路测试的实验数据,并对实验结果进行分析。
21
实验7 计数器及其应用
一、实验目的
1、熟悉中规模集成计数器的功能及使用方法 2、掌握时序逻辑部件功能的测试方法
3、能熟练地用中规模集成计数器设计时序电路
二、实验仪器及材料
数字逻辑电路实验箱,74LS00,74LS161
三、实验原理
1、计数器是数字电路系统中应用较多的基本逻辑器件。它的基本功能是统计时钟脉冲的个数,实现技术操作;同时也用于与分频、定时、产生节拍脉冲和脉冲序列等。例如,计算机的时序发生器、分频器、指令计数器等都要使用计数器。
计数器的种类很多。按构成计数器的各触发器是否使用一个时钟脉冲源来分,可分为同步计数器和异步计数器;按进位体制的不同,分为二进制计数器、十进制计数器和任意进制计数器;按计数过程中数字增减不同,分为加法计数器、减法计数器和可逆计数器;还有可预制数和可编程计数器,等等。 2、可预置的四位二进制同步计数器74LS161
可预置的四位二进制同步计数器74LS161具有并行预置数据、清零、置数、计数和保持功能,并且有进位输出端,可以串接计数器使用。引脚排列如图7-1所示,功能表见7-2所示。
从表7-2中可知,该计数器具有信号清零端号置数端
,信号使能端CEP、CET,信
,时钟信号端CP,四个数据输入端D3D2D1D0,数据输出端Q3Q2Q1Q0,以
及进位输出端TC。
图7-1 74LS161引脚排列
22
表7-2 74LS161功能表
四、实验内容
1、分析并验证实验电路:
分析图7-2所示电路是如何计数的?该电路是几进制计数器?自拟表格并记录实验输出数据。
图7-2 计数器电路
2、利用74LS161芯片的清零端构成与上述电路相同进制的计数器,并自拟表格记录实验输出数据,验证电路的正确性。
五、预习要求
1、复习计数器的有关原理
2、熟悉实验内容,画出各实验所需的表格
3、完成实验内容的计数器电路的分析与设计,并利用multisim软件实现电路的仿真。
六、实验报告与思考题
1、整理、记录实验数据,画出实验电路的时序图,并进行分析。
2、计数器的脉冲上升沿触发与下降沿触发有何不同?使用过程中如何选择?
23