学习-----好资料
NUM4 EQU VAR2–VAR1 则NUM4= D 。
A.2 B.3 C.4 D.5
51. 采用2的补码形式时,一个字节能表达的带符号整数范围为 D 。
A. [–128,+128] B. [–127 , +127] C. [–127 , +128] D. [–128 , +127] 52. 执行MOV AX, 'A' EQ 41H 后,AX= A 。
A.0FFFF H B.0000H C.0041H D.4100H
53. 子程序计数器SC,不由CLR来清零,而是由 D 门来置数。一旦置数,即为其子程序的开始地址。
A. ES B. CS C. DS D. LS
54. 8086在存储器读写时,遇到READY无效后可以插入 D 。
A. 1个等待周期 B. 2个等待周期
C. 3个等待周期 D. 插入等待周期的个数可不受限制
55. 执行MOV AL, LOW 3080H 后,AL= B 。
A.30H B.80H C.3080H
56. SCAS指令是用来从目标串中查找某个关键字, 要求查找的关键字应事先置入 A 寄存器中。
A.AL/AX B.BL/BX C.CL/CX D.DL/DX
57. 一个最基本的微处理器由三部分组成,不包括下列 C 项。
A. 算术逻辑部件ALU B. 控制器 C. 时钟振荡器 D. 内部寄存器
58. 某种微处理器的地址引脚数目为20条,则此微处理器能寻址 B 字节的存储单元。
A. 64K B. 1M C. 1G D. 1T
59. 指令 ES: ADD AX,[BX+DI+1020H] 中,存储器操作数物理地址的计算表达式为 D 。
A. PA= DS×16+ BX+DI+1020H B. PA= CS×16+ BX+DI+1020H
C. PA= SS×16+ BX+DI+1020H D. PA= ES×16+ BX+DI+1020H 60. 8086CPU内部按功能分为两部分,即 D 。
A. 执行部件和指令队列 B. 总线接口部件和控制部件
C. 执行部件和地址加法器 D. 总线接口部件和执行部件 61. 8086CPU的总线接口部件有多个组成部分,除了下述 A 项
A. 4个专用寄存器 B. 20位的地址加法器和4个段地址寄存器
C. 16位指令指针寄存器IP D. 6字节的指令队列 62. 堆栈的深度由 C 寄存器决定。
A. SI B. DI C. SP D. BP
63. 在寄存器AX、BX中有两个带符号数A、B,利用CMP AX, BX指令比较两者的大小,若A>B,则标
志位的状态应是 A 。
A. OF=1,SF=1 B. OF=0,SF=1 C. OF=1,SF=0 D. CF=1,SF=0
64. 指令ADD AX,[BX+DI+20H] 源操作数的寻址方式为 A 。 更多精品文档
学习-----好资料
A. 相对基址加变址寻址 B. 基址加变址寻址 C. 堆栈段基址寻址 D. 数据段基址寻址
65. 将二进制数1110 1010.0011B转换为八进制和十六进制数,分别为 A 。
A. 352.14Q; 0EA.3H B. 352.25Q; 0EB.5H C. 363.25Q; 0EA.3H D. 352.14Q; 0FA.3H
66. 8086有两种工作模式,当 B 时为最小工作模式。
A. MN/MX= 0 B. MN/MX= 1 C. INTR = 1 D. HOLD = 1 67. 采用寄存器寻址方式时, D 。
A. 对16位操作数来说, 寄存器只能采用AX, BX, CX, DX B. 只能对源操作数采用寄存器寻址方式 C. 比直接寻址方式的指令执行速度要慢 D. 操作就在CPU内部进行, 不需要使用总线周期
68. 设初值BX=6D16H, AX=1100H, 则执行下列程序段后,BX= A 。
MOV CL, 06H ROL AX, CL SHR BX, CL
A. 01B4H B. 4004H C. 41B1H D. 04B1H
69. 段寄存器 B 不能从堆栈弹出。
A. SS B. CS C. DS D. ES
70. 下列对立即数寻址方式描述正确的是 C 。
A. 立即数只能是16位二进制数 B. 立即数可以是小数或者变量
C. 立即数只能是整数 D. 源操作数和目的操作数都可以采用立即数寻址方式
71. 设初值AX=6264H, CX=0004H, 在执行下列程序段后AX= C 。
AND AX, AX JZ DONE SHL CX, 1 ROR AX, CL
DONE: OR AX, 1234H
A. 1234H B. 6264H C. 7676H D. 5634H
72. 在微型计算机中使用 D 来区分不同的外设。
A. 物理地址 B. 偏移地址 C. 有效地址 D. I/O端口地址
73. 正数的反码与原码 B 。
A. 不相等 B. 相等 C. 无法确定是否相等
74. 微处理器中对每个字所包含的二进制位数叫 D 。
A. 双字 B. 字 C. 字节 D. 字长
75. 8086CPU中负责与I/O端口交换数据的寄存器为 A 。 更多精品文档
学习-----好资料
A. AX/AL B. BX/BL C. CX/CL D. DX/DL
76. 十六进制数2B.4H转换为二进制数是和十进制数分别为是 A 。
A. 00101011.0100 B; 43.25D B. 00111011.0100 B; 43.15D C. 10101011.0101 B; 42.55D D. 01101101.0110 B; 41.35D
77. 堆栈是一种 D 存储器。
A. 顺序 B. 先进先出 C. 只读 D. 先进后出
78. CPU和主存之间增设高速缓存(Cache)的主要目的是 B 。
A. 扩大主存容量
B. 解决CPU和主存之间的速度匹配问题
D. 以上均不对
C. 提高存储器的可靠性
79. [x]补=11011100B,则x的真值为 A 。
A. –36D B. 92D C. –28D D. 5CH
80. 若指令的运算结果不为0且低8位中“1”的个数为偶数,则标志寄存器中ZF和PF的状态为 B 。
A. 0,0
B.0,1
C.1,0
D.1,1
81. 根据下面定义的数据段:
DSEG SEGMENT DAT1 DB '1234' DAT2 DW 5678H
DAT3 DD 12345678H ADDR EQU DAT3–DAT1 DSEG ENDS
执行指令MOV AX, ADDR后,AX寄存器中的内容是 C 。 A. 5678H B. 0008H C. 0006H D. 0004H
82. 在存储体系中,辅存的作用是 C 。
A. 弥补主存的存取速度不足 B. 缩短主存的读写周期 C. 弥补主存容量不足的缺陷 D. 减少CPU访问内存的次数
83. 8086/8088在复位之后再重新启动时,便从内存的 A 处开始执行指令, 使系统在启动时,能自动进入系统程序。
A. 0FFFF0H B. 0FFFFH C. 0000H D. 0001H
84. 8086的SS=1060H, SP=0010H, AX=1234H, 当执行一条PUSH AX指令时, 1234H存放的实际地址是 D 。
A. (10610H)=12H (10611H)=34H B. (10610H)=34H (10611H)=12H C. (1060EH)=12H (1060FH)=34H D. (1060EH)=34H (1060FH)=12H
85. 设(BX)=9C27H,执行下列指令序列后,BX寄存器的内容是 C 。 MOV CL,5 SAR BX,CL
A. 04E1H B. 80E1H C. 0FCE1H D. 0B00H
86. 执行完下列程序段后,AX= B 。
MOV DX,8F70H
MOV AX,54EAH OR AX,DX
更多精品文档