《SoC芯片项目实践培训课程介绍-E课网》
头部广告:
年薪20万的SoC芯片设计工程师的职位,您准备好了吗? 没有项目经验,上E课网,学实训课!
导读:
“SoC芯片项目实践培训课程”以工程师职业技能需求为导向,以积累项目经验为关键,以SoC芯片项目为核心,是一套完整的集成电路工程师培训体系,配合项目经验丰富的工程师的理论授课和项目指导,可以帮助学员快速、高效的掌握集成电路设计工程师需要的职业技能,胜任SoC系统设计工程师、IC设计工程师、IC验证工程师、DFT工程师、前端设计工程师(逻辑综合、形式验证、时序分析)、物理设计工程师、版图设计工程师、FPGA/ASIC/SoC工程师等职位。
“SoC芯片项目实践培训课程”采用公司化的项目管理方法以及主流的集成电路设计EDA工具,依据芯片设计流程的岗位需求,重点培养设计、验证、DFT、物理设计、时序分析、形式验证、CAD流程、后端版图等工作技能。项目实训借助互联网,学员可以收看讲师在线视频直播,及时交流互动。项目服务器7x24小时开通,学员可以通过互联网,远程登录项目服务器,完成讲师布置的项目任务,通过项目实践练习,积累项目经验。为每位学员安排专属助教,帮助学员及时解决培训过程中遇到的问题。
授课方式:
E课网在线视频直播,有互联网的地方就能上课
晚8:30点准时开课,不影响正常工作和学习 周末增加2小时授课,学习和工作两不误
远程登录项目服务器,7X24小时服务器正常使用,增加项目经验要多练习
讲师介绍:
讲师均是从事SoC芯片一线研发的工程师和项目经理,具有丰富的项目经验,平均工作年龄8年以上。参与过MCU, IoT,DSP, GPU, APU, DTV, WIFI,MAC,音视频芯片,CMOS图像传感器,手机芯片,通信芯片等芯片研发,具有丰富的设计/验证/DFT/PD/流片/产品经验。讲师具有丰富的在线职业培训经验,讲课通俗易懂,理论结合实践,让学生能更好的掌握专业知识和工作技能。
开课时间:
每年三期,一期三个月,分设计班、验证班、中端班和后端班四个班 第一期开课时间:2016年3月21日
每晚8:30到9:30,周末白天增加2小时(10:00 ~ 12:00)
课程说明:
集成电路产业作为中国的新兴战略产业受到国家高度重视,20所高等院校授予集成电路人才培养基地,千亿元大基金投入产业,使得中国集成电路产业快速发展,人才需求越来越旺,薪资逐年走高,应届硕士毕业生起薪达20万元。但高校人才培训侧重理论,缺乏实践,尤其是缺少大型的SoC芯片项目实践环节,导致高校应届毕业生很难达到企业用人需求,一方是学校学生众多但找不到工作,另外一方则是企业千金难求集成电路人才。
SoC芯片设计流程复杂,分工明确,岗位繁多,需要具备不同专业技能的工程师合作完成。SoC芯片实现流程主要分芯片架构,算法性能分析,模块设计,功能验证,FPGA原型开发,硬件加速仿真,前端实现,物理设计,物理验证,时序分析和收敛,驱动开发,软硬件协同等。企业需求的职位主要包括:IC/FPGA/ASIC/SoC design engineer,IC/FPGA/ASIC/SoC verification engineer, Front-End ASIC Design Engineer, DFT Engineer, CAD Engineer,Clock Timing Engineer, Back-End ASIC Design Engineer, Physical Design Engineer。
“SoC芯片项目实践培训课程”以百万门级的大规模SoC芯片为核心,以SoC芯片设计流程为主线,按照不同岗位的人才技能需求,提供完整SoC芯片设计的项目,采用公司化的项目管理方法,由工程经验丰富的工程师和项目经理授课并指导项目实施,帮助学员快速、高效了解SoC芯片设计流程,根据职业目标,重点掌握核心工作技能,积累实际项目经验,能够更好的胜任SoC芯片设计工程师的职位。
课程亮点:
在线视频直播 +远程登录服务器 =在家轻轻松松学习“高薪”技术 百万门级的SoC芯片项目数据库
完整详细的项目设计文档、验证文档、物理实现文档 公司化的项目管理机制
企业使用的主流芯片设计流程和设计工具
项目经验丰富的工程师和项目经理授课和项目指导
课程大纲:
? SoC芯片架构、设计流程、工艺库介绍、制定芯片设计规格
? SoC芯片项目数据库结构、芯片开发环境、远程登录服务器的方式
? 项目版本管理工具SVN与芯片开发EDA工具 ? SoC芯片设计班的主要内容
? Verilog RTL 编码规范和代码检查 ? SoC芯片架构、AMBA总线
? 功能模块设计:时钟模块、SRAM控制器、SD控制器、Pin-Mux、NFC控制器等 ? DesignWare功能模块的生成:coreTools的使用方法
? 系统集成:中断控制器、时钟复位、看门狗、Pin-Mux、PAD模块、DFT模式 ? 跨时钟域设计:异步FIFO设计、亚稳态CDC检查
? SoC芯片验证班的主要内容
? 验证流程、验证计划、验证方法
? 模块级验证:Verilog/SystemVerilog testbench,UVM testbench
? 功能仿真:根据验证计划搭建验证平台,根据功能点划分编写测试案例,通过仿真工具VCS和Verdi等GUI界面,定位并检查错误,通过regression的方式收集并分析覆盖率。
? SoC芯片中端班的主要内容
? 时序约束文件的编写
RTL转换到Netlist的实现流程
DFT实现,修正DFT的违例,产生scan ready的Netlist,测试向量的产生和验证 分析逻辑综合结果,提供对时序、面积和功耗的优化的方案
利用形式一致性检查工具Formality,对比RTL和Netlist,确保逻辑综合的结果是正确的 利用PrimeTime做Pre-Layout的静态时序分析,解决时序异常问题,确保时序正确,为后端实现提供干净的输入文件
? SoC芯片后端班的主要内容
? 利用物理设计工具IC Compiler,通过Hierchy/Flat流程,将Netlist转换成GDS ? 通过StarRC抽取版图中的时序延迟信息
? 通过PrimeTime对物理时序详细分析,利用物理设计技术修正设计规则和时序违例 ? 对版图GDS文件做物理验证,DRC、LVS检查,确保电子电气特性可制造 ? 使用ICC工具进行功耗分析 ? IO规划以及ESD 介绍
? 介绍RedHawk进行IR drop和EM分析以及修正方法
? ? ? ? ?
实训介绍:
? ? ? ? ?
互联网远程登录项目服务器,高性能服务器7X24小时开通
百万门级的项目数据库,包含RTL,testbench,文档,脚本工具等 主流EDA工具:Synopsys、Cadence、Mentor等 公司化项目管理方案
专属师生学员群,专属助教,一对一服务,及时解答学员学习过程中遇到的难题
质量保证就业服务:
完整的SoC芯片设计项目实践体系,资深工程师直接授课和项目指导,在线职业技能培训方案,专属助教一对一服务,这些措施可以确保每位学员可以快速、高效的获得芯片设计技能,积累项目经验,增加入职机会。我们同时加强与企业人事部门和芯片设计行业猎头的联系,为学员优先提供实习机会,并持续为学员提供工作面试机会。