数字电子技术
研 讨 报 告
实验题目:基于CMOS传输门和CMOS非门设计边沿D触发器
THE D FLIP-FLOP BASED ON THE CMOS TRANSMISSION DOOR
AND CMOS GATE
学 院: 专 业: 学生姓名: 学 号: 任课教师:
电子信息工程学院
侯建军
2013 年 12 月 3 日
目录
绪论
一、 概述------------------------------------------------------------3 1. 触发器简介--------------------------------------------------3 2. D触发器-----------------------------------------------------4 3. CMOS边沿D触发器------------------------------------5 二、 设计目的及要求---------------------------------------------6 1. 设计目的-----------------------------------------------------6 2. 设计任务及要求--------------------------------------------6 三、 设计电路------------------------------------------------------6 1. 电路结构设计-----------------------------------------------7 2. 电路工作原理-----------------------------------------------8 3. 特征方程、表、图-----------------------------------------8 4. 脉冲设计-----------------------------------------------------9 5. 异步置位、复位设计---------------------------------------11 四、 总结与感想---------------------------------------------------12 参考文献-------------------------------------------------------------13 致谢 附录
摘要
本文主要研究了用CMOS传输门和CMOS非门设计边沿D触发器。首先分析CMOS传输门和CMOS与非门原理;然后设计出CMOS传输门和CMOS非门设计边沿D触发器;阐述电路工作原理;写出特征方程,画出特征表,激励表与状态图;计算出激励信号D的保持时间和时钟CP的最大频率;将设计的D触发器转换成JK触发器和T触发器,最后对CMOS构成的D触发器进行辨证分析。
关键字:D触发器 边沿触发CMOS传输门CMOS非门 CP时钟研究