组合逻辑电路的设计实验报告.

实验一组合逻辑电路的设计

1.实验目的

1,掌握组合逻辑电路的功能分析与测试

2,学会设计以及实现一位全/减加器电路,以及舍入与检测电路设计。

2.实验器材

74LS00 二输入四与非门 74LS04 六门反向器 74LS10 三输入三与非门 74LS86 二输入四异或门 74LS73 负沿触发JK触发器 74LS74 双D触发器

3.实验内容

1>.设计舍入与检测的逻辑电路:

1. 输入:4位8421码,从0000-1001

电路框图

输入信号接4个开关,从开关输入。 2. 输出:

当8421码>=0101(5)时,有输出F1=1

当8421码中1的个数是奇数时,有输出F2=1,

2>,设计一位全加/全减器 如图所视:

当s=1,时做减法运算,s=0时做加法运算。A,B,C分别表示减数,被减数,借位(加数,被加数,进位)

4.实验步骤

1>.设计一个舍入与检测逻辑电路: 做出真值表:

作出卡诺图,并求出F1,F2

联系客服:779662525#qq.com(#替换为@) 苏ICP备20003344号-4