计算机组成原理期末考试试题及答案

计算机组成原理期末考试试题及答案

一、选择题

1、完整的计算机系统应包括______。D A. 运算器、存储器和控制器 C. 主机和实用程序

A. RAM存储器 C. 主存储器 A. 多指令流单数据流 C. 堆栈操作

B. 外部设备和主机

D. 配套的硬件设备和软件系统 B. ROM存储器 D. 主存储器和外存储器

2、计算机系统中的存储器系统是指______。D

3、冯·诺依曼机工作方式的基本特点是______。B

B. 按地址访问并顺序执行指令 D. 存储器按内部选择地址

4、下列说法中不正确的是______。D

A. 任何可以由软件实现的操作也可以由硬件来实现 B. 固件就功能而言类似于软件,而从形态来说又类似于硬件

C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级 D. 面向高级语言的机器是完全可以实现的 5、在下列数中最小的数为______。C A. (101001)2

B. (52)8 B. (227)8

C. (101001)BCD C. (143)5

D. (233)16 D. (96)16

D. 原码和反码

6、在下列数中最大的数为______。B A. (10010101)2

7、在机器中,______的零的表示形式是唯一的。B

A. 原码 B. 补码 C. 反码 A. –127的补码为10000000 C. +1的移码等于–127的反码 B

A. –127 B. –32 C. –125 A. 与手工运算方式保持一致

D. –3

10、计算机系统中采用补码运算的目的是为了______。C

B. 提高运算速度

C. 简化计算机的设计 D. 提高运算的精度

11、若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是

______码。B A. 原

B. 补

C. 反

D. 移

12、长度相同但格式不同的2种浮点数,假定前者阶段长、尾数短,后者阶段短、尾数长,

其他规定均相同,则它们可表示的数的范围和精度为______。B

A. 两者可表示的数的范围和精度相同 B. 前者可表示的数的范围大但精度低 C. 后者可表示的数的范围大且精度高 D. 前者可表示的数的范围大且精度高 9、针对8位二进制数,下列说法中正确的是______。B

B. –127的反码等于0的移码B D. 0的补码等于–1的反码

9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。

13、某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正

小数为______,最小负小数为______。D A. +(231–1)

B. –(1–2-32) D. –(1–2-31)≈–1 B. 算数逻辑运算单元 D. 通用寄存器

C. +(1–2-31)≈+1 A. 数据总线

14、运算器虽有许多部件组成,但核心部分是______。B

C. 多路开关

15、在定点二进制运算器中,减法运算一般通过______来实现。D

A. 原码运算的二进制减法器 B. 补码运算的二进制减法器 C. 补码运算的十进制加法器 D. 补码运算的二进制加法器

16、在定点运算器中,无论采用双符号位还是单符号位,必须有______,它一般用______

来实现。C

A. 译码电路,与非门 B. 编码电路,或非门 C. 溢出判断电路,异或门 D. 移位电路,与或非门 17、下列说法中正确的是______。D

A. 采用变形补码进行加减运算可以避免溢出

B. 只有定点数运算才有可能溢出,浮点数运算不会产生溢出 C. 只有带符号数的运算才有可能产生溢出 D. 将两个正数相加有可能产生溢出

18、在定点数运算中产生溢出的原因是______。C

A. 运算过程中最高位产生了进位或借位 B. 参加运算的操作数超过了机器的表示范围 C. 运算的结果的操作数超过了机器的表示范围 D. 寄存器的位数太少,不得不舍弃最低有效位 19、下溢指的是______。A

A. 运算结果的绝对值小于机器所能表示的最小绝对值 B. 运算的结果小于机器所能表示的最小负数 C. 运算的结果小于机器所能表示的最小正数 D. 运算结果的最低有效位产生的错误 20、存储单元是指________。B

A. 存放一个二进制信息位的存储元 B. 存放一个机器字的所有存储元集合 C. 存放一个字节的所有存储元集合 D. 存放两个字节的所有存储元集合 21、和外存储器相比,内存储器的特点是________。C

A. 容量大、速度快、成本低 B. 容量大、速度慢、成本高 C. 容量小、速度快、成本高 D. 容量小、速度快、成本低

22、某计算机字长16位,存储器容量64KB,若按字编址,那么它的寻址范围是________。B

A. 64K

B. 32K

C. 64KB

D. 32KB

23、某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为_______。C

A. 8,512 A. 1M

B. 512,8 C. 18,8 D. 19,8 B. 4MB C. 4M

D. 1MB

24、某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围是________。D 25、主存储器和CPU之间增加Cache的目的是________。A

A. 解决CPU和主存之间的速度匹配问题 B. 扩大主存储器的容量

C. 扩大CPU中通用寄存器的数量

D. 既扩大主存容量又扩大CPU通用寄存器数量 26、EPROM是指________。D

A. 只读存储器

B. 随机存储器

D. 可擦写可编程只读存储器 C. 程序计数器 D. 堆栈

C. 可编程只读存储器

27、寄存器间接寻址方式中,操作数处在__________。B

A. 通用寄存器 B. 内存单元 28、扩展操作码是__________。D

A. 操作码字段外辅助操作字段的代码 B. 操作码字段中用来进行指令分类的代码 C. 指令格式中的操作码

D. 一种指令优化技术,不同地址数指令可以具有不同的操作码长度 29、指令系统中采用不同寻址方式的目的主要是__________。B

A. 实现存储程序和程序控制

B. 缩短指令长度、扩大寻址空间、提高编程灵活性 C. 可以直接访问外存

D. 提供扩展操作码的可能并降低指令译码难度

30、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常采用__________。C A. 堆栈寻址模式 C. 隐含寻址方式 A. 直接

B. 立即寻址方式 D. 间接寻址方式

C. 寄存器

D. 寄存器间接

31、对某个寄存器中操作数的寻址方式称为__________寻址。C

B. 间接

B. 主存单元

32、寄存器间接寻址方式中,操作数处在__________。B

A. 通用寄存器

C. 程序计数器 D. 堆栈

33、变址寻址方式中,操作数的有效地址等于__________。C

A. 基值寄存器内容加上形式地址(位移量) B. 堆栈指示器内容加上形式地址 C. 变址寄存器内容加上形式地址 34、程序控制类指令的功能是__________。D

A. 进行算术运算和逻辑运算 C. 进行CPU和I/O设备之间的数据传送 35、同步控制方式是__________。C

A. 只适用于CPU控制的方式 C. 由统一时序信号控制的方式

B. 只适用于外设控制的方式 D. 所有指令执行时间都相同的方式

B. 进行主存与CPU之间的数据传送 D. 改变程序执行的顺序 D. 程序计数器内容加上形式地址

36、异步控制方式常用于__________作为其主要控制方式。A

A. 在单总线结构计算机中访问主存与外设时 B. 微型机的CPU控制中 C. 组合逻辑控制的CPU中 D. 微程序控制器中 37、在一个微周期中__________。D

A. 只能执行一个微操作

B. 能执行多个微操作,但它们一定是并行操作的

C. 能顺序执行多个微操作 D. 只能执行相斥性的操作 38、指令周期是指__________。C

A. CPU从主存取出一条指令的时间 B. CPU执行一条指令的时间

C. CPU从主存取出一条指令加上执行这条指令的时间 D. 时钟周期时间

39、在CPU中跟踪指令后继地址的寄存器是__________。B

A. 主存地址寄存器 C. 指令寄存器 A. 运算器

B. 程序计数器 D. 状态寄存器 B. 控制器

D. 运算器、控制器和主存储器

40、中央处理器是指__________。C

C. 运算器和控制器

41、计算机操作的最小时间单位是__________。A

A. 时钟周期 B. 指令周期 A. 每一条机器指令由一条微指令来执行

B. 每一条机器指令由一段用微指令编成的微程序来解释执行 C. 一段机器指令组成的程序可由一条微指令来执行 D. 一条微指令由若干条机器指令组成

43、为了确定下一条微指令的地址,通常采用断定方式,其基本思想是__________。C

A. 用程序计数器PC来产生后继续微指令地址 B. 用微程序计数器μPC来产生后继微指令地址

C. 通过微指令控制字段由设计者指定或者由设计者指定的判别字段控制产生后继微指令地址

D. 通过指令中指令一个专门字段来控制产生后继微指令地址

44、就微命令的编码方式而言,若微操作命令的个数已确定,则__________。B

A. 直接表示法比编码表示法的微指令字长短 B. 编码表示法比直接表示法的微指令字长短 C. 编码表示法与直接表示法的微指令字长相等

D. 编码表示法与直接表示法的微指令字长大小关系不确定 45、下列说法中正确的是__________。B

A. 微程序控制方式和硬布线控制方式相比较,前者可以使指令的执行速度更快 B. 若采用微程序控制方式,则可用μPC取代PC

C. 控制存储器可以用掩模ROM、EPROM或闪速存储器实现 D. 指令周期也称为CPU周期 46、系统总线中地址线的功用是 。C

A. 用于选择主存单元

B. 用于选择进行信息传输的设备

C. 用于指定主存单元和I/O设备接口电路的地址 D. 用于传送主存物理地址和逻辑地址 47、数据总线的宽度由总线的 定义。A

C. CPU周期 D. 外围设备

42、微程序控制器中,机器指令与微指令的关系是__________。B

A. 物理特性 B. 功能特性 C. 电气特性 D. 时间特性 48、在单机系统中,多总线结构的计算机的总线系统一般由 组成。A

A. 系统总线、内存总线和I/O总线 C. 内部总线、系统总线和I/O总线 49、下列陈述中不正确的是 。A

A. 总线结构传送方式可以提高数据的传输速度

B. 与独立请求方式相比,链式查询方式对电路的故障更敏感 C. PCI总线采用同步时序协议和集中式仲裁策略 D. 总线的带宽即总线本身所能达到的最高传输速率

50、中断发生时,由硬件更新程序计数器PC,而不是由软件完成,主要是为了________。C

A. 能进入中断处理程序并正确返回源程序 B. 节省内容

C. 提高处理机的速度 D. 使中断处理程序易于编址,不易出错 51、在I/O设备、数据通道、时钟和软件这4项中,可能成为中断源的是________。D

A. I/O设备 52、单级中断与多级中断的区别是________。A

A. 单级中断只能实现单中断,而多级中断可以实现多重中断

B. 单级中断的硬件结构是一维中断,而多级中断的硬件结构是二维中断

C. 单级中断处理机只通过一根外部中断请求线接到它的外部设备系统;而多级中断,每一个I/O设备都有一根专用的外部中断请求线

53、在单级中断系统中,CPU一旦响应中断,则立即关闭________标志,以防止本次中断

服务结束前同级的其他中断源产生另一次中断进行干扰。A A. 中断允许 B. 中断请求 C. 中断屏蔽

54、为了便于实现多级中断,保存现场信息最有效的方法是采用________。B

A. 通用寄存器 B. 堆栈 C. 储存器 D. 外存 55、为实现CPU与外部设备并行工作,必须引入的基础硬件是________。A

A. 缓冲器 B. 通道 C. 时钟 D. 相联寄存器 56、中断允许触发器用来________。D

A. 表示外设是否提出了中断请求

B. CPU是否响应了中断请求

C. CPU是否在进行中断处理 D. 开放或关闭可屏蔽硬中断 57、采用DMA方式传递数据时,每传送一个数据就要占用一个________时间。C

A. 指令周期 B. 机器周期 C. 存储周期 D. 总线周期 58、周期挪用方式常用于________方式的输入/输出中。A

A. DMA B. 中断 C. 程序传送 D. 通道 59、通道是重要的I/O方式,其中适合连接大量终端及打印机的通道是________。C

A. 数组多路通道 B. 选择通道 C. 字节多路通道 60、磁表面存储器不具备的特点是______。C

A. 存储密度高 B. 可脱机保存 61、计算机的外部设备是指______。D

A. 输入/输出设备 B. 外存设备

C. 远程通信设备 D. 除了CPU和内存以外的其他设备 62、在微型机系统中外部设备通过______与主板的系统总线相连接。B

C. 速度快 D. 容量大

B. I/O设备和数据通道

C. I/O设备、数据通道和时钟 D. I/O设备、数据通道、时钟和软件

B. 数据总线、地址总线和控制总线 D. ISA总线、VESA总线和PCI总线

联系客服:779662525#qq.com(#替换为@) 苏ICP备20003344号-4