FPGA设计与应用实验指导书
实验一 Quartus II开发软件入门
一、实验目的
1. 熟悉Quartus II 开发软件的基本使用方法 2. 掌握用VHDL语言设计组合逻辑电路的方法 二、实验内容
1. 运用Quartus II 开发软件,完成工程创建、代码编写、程序调试、编译仿真等基本操作。 2. 用VHDL语言设计实现一个3-8译码器,并进行功能仿真验证。 三、实验步骤
1.Quartus II 开发软件基本操作 (1)创建工程
在File菜单下选择New Project Wizard…如图1-1所示。
图1-1 创建工程示意图
弹出创建工程选框,选择工程的工作路径,输入工程名称。如图1-2所示。注意工程名称的格式要求,同时工程名称默认和顶层实体名称相同,不允许修改。
图1-2 创建工程名称
可选择添加已有的程序文件,如图1-3所示。这里不添加,直接下一步。
图1-3 添加文件选框
选择芯片系列和芯片型号,如图1-4所示。实验中使用的是Altera公司的Cyclone II系列FPGA芯片,型号为EP2C35F672C6。如果不进行硬件下载,可直接下一步。
图1-4 芯片参数选框
EDA外部工具选框如图1-5所示。一般选择默认值,直接下一步。
图1-5 EDA外部工具选框
完成工程设置后的工程信息如图1-6所示。
图1-6 工程信息选框
至此完成工程的创建。 (2)新建VHDL文件
在File菜单下选择New选项,如图7所示。
图1-7新建文件示意图
点击新建菜单后给出新建文件选框如图1-8所示。选择VHDL File项创建VHDL文件。
图1-8 新建VHDL文件选框