dsp学习心得体会_1

竭诚为您提供优质文档/双击可除

dsp学习心得体会

篇一:dSP学习总结 dSP学习总结

摘要:本总结介绍了数字信号技术(dSP)的基本结构,特点,发展及应用现状。通过分析与观察,寄予了dSP美好发展前景的希望。 关键字:数字信号处理器,dSP,特点,应用 1dSP介绍

数字信号处理简称dSP,是进行数字信号处理的专用芯片,是伴随着微电子学、数字信号处理技术、计算机技术的发展而产生的新器件,是对信号和图像实现实时处理的一类高性能的cPU。所谓“实时实现”,是指一个实际的系统能在人们听觉、视觉或按要求所允许的时间范围内对输入信号进行处理,并输出处理结果。

数字信号是利用计算机或专用的处理设备,以数值计算的方式对信号进行采集、变换、综合、估计与识别等加工处理,从而达到提取信息和方便应用的目的。数字信号处理的实现是以数字信号处理理论和计算技术为基础的。 2结构

32位的c28xdSP整合了dSP和微控制器的最佳特性,能够在一个周期内完成32*32位的乘法累加运算。

所有的c28x芯片都含一个cPU、仿真逻辑以及内存和片内外设备的

竭诚为您提供优质文档/双击可除

接口信号(具体结构图见有关书籍)。cPU的主要组成部分有: 程序和数据控制逻辑。该逻辑用来从程序存储器取回的一串指令。实时和可视性的仿真逻辑。

地址寄存器算数单元(aRaU)。aRaU为从数据存储器取回的数据分配地址。算术逻辑单元(aLU)。32位的aLU执行二进制的补码布尔运算。

预取对列和指令译码。

为程序和数据而设的地址发生器。

定点mPY/aLU。乘法器执行32位*32位的二进制补码乘法,并产生64位的计算结果。中断处理。 3特点

采用哈佛结构。传统的冯·诺曼结构的数据总线和指令总线是公用的,因此在高运算时在传输通道上会出拥堵现象。而采用哈佛结构的dSP芯片片内至少有4套总线:程序的地址总线与数据总线,数据的地址总线与数据总线。由于这种结构的数据总线和程序总线分离,从而在一个周期内同能时获取程序存储器内的指令字和数据存储器内的操作数,提高了执行速度。

多单元的并行处理技术。dSP内部一般都集成了多个处理单元,比如aRaU(地址寄存器算术单元),mUL(硬件乘法器),aLU(算术逻辑单元),acc(累加器),dma控制器等。它们可在同一个周期内并行地执行不同的任务。

采用了超流水线技术。dSP芯片的哈佛结构就是为实现流水线技术而

竭诚为您提供优质文档/双击可除

设计的。采用流水线技术可使dSP芯片单周期完成乘法累加运算,极大地提高了运算速度。

采用硬件乘法器。数字信号处理中最基本的一个运算是乘法累加运算,也是最重要和最耗时的运算,为了提高芯片的运算速度,必须大幅度降低乘法运算的时间。于是在dSP芯片中设计了硬件乘法器,并且运算所需时间最短,仅为一个机器周期。这种单周期的硬件乘法器是dSP芯片实现高速运算的有力保证。现代高性能的dSP芯片数据字长从16位增加到32位,具有两个或更多的硬件乘法器,以便提高运算速度。

安排了JTaG接口。dSP芯片的结构非常复杂,工作速度又非常高,外部引脚也特别多,封装面积也非常小,引脚排列异常密集,对于此种情况,传统的并行仿真方式已不适合于dSP芯片。于是有关国际组织公布了JTaG接口标准。在dSP芯片内部安排JTaG接口,为dSP芯片的测试和仿真提供了很大的方便。

采用了大容量片内存储器。外部存储器一般不能适应高性能dSP核的处理速度,因此在片内设置较大容量的程序和数据存储器以减少对外部存储器的访问速度,充分发挥dSP核的高性能。

设置了特殊寻址模式。为了满足FFT积分数字信号处理的特殊要求,dSP芯片大多包含有专门的硬件地址发生器,用以实现循环寻址和位翻转寻址,并在软件上设置了相应的指令。程序的加载引导。dSP芯片要执行的程

序一般在EPRom、FLaSH存储器中。但是,该存

联系客服:779662525#qq.com(#替换为@) 苏ICP备20003344号-4