实验九 计数器的设计
实验目的
熟悉J-K触发器的逻辑功能,掌握J-K触发器构成异步计数器和同步计数器。
一、 实验仪器及器件
1、 试验箱,万用表,示波器
2、 74LS73, 74LS00,74LS08,74LS20
二、 实验原理
(1)74LS194——移位寄存器
芯片74LS194是一种移位寄存器,具有左移、右移,并行送数、保持和清除五项功能。移位寄存器中的数据可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输出,还可以并行输入、串行输出,串行输入、并行输出。
Cr S1 S0 工作状态 0 1 1 1 1 X 0 0 1 1 X 0 1 0 1 置零 保持 右移 左移 并行送数 Cr DSD0 D1 D2 D3 DSL G Vcc Q0 Q1 Q2 Q3 CP MB MB
(2)双J-K触发器 74LS73
J Q Q G K Q Q 74LS194 功能表
74LS194 引脚图
74LS73 引脚图
CPR K Vcc CPR J 74LS73 是一种双J-K触发器(下降沿触发),它只有在时钟脉冲的状态发生变化是,发生在时钟脉冲的下降沿。并且只有在下降沿的转换瞬间才对输入做出响应。本实验采用集成J-K触发器74LS73构成
—
时序电路。
表达式:Qn+1=J(Qn)'+K'Qn
1、K触发器设计16进制异步计数器,用逻辑分析仪分析观察CP和各输出波形
步骤一:列出真值表:
步骤二:选择门电路:我认为可以用四个74LS93,来实现这一功能,所有的J,K都接入高电平,此时表达式变
从而四级JK触发器就会有四级分频。同时由于要求异步计数器所以,把上一级的输出接入下一级的输入,实现异步计数器,相应的由于分频的原因,Q0,Q1,Q2,Q3的频率逐次减少为上一级一半,从而实现十六进制。 步骤三:列出理论的波形图片: