实验五 计数器的设计——实验报告
邱兆丰 15331260
一、实验目的和要求
1.熟悉JK触发器的逻辑功能。 2.掌握用JK触发器设计同步计数器。 二、实验仪器及器件
1、实验箱、万用表、示波器、
2、74LS73,74LS00,74LS08,74LS20
三、实验原理
1.计数器的工作原理
递增计数器----每来一个CP,触发器的组成状态按二进制代码规律增加。 递减计数器-----按二进制代码规律减少。 双向计数器-----可增可减,由控制端来决定。 2.集成J-K触发器74LS73 ⑴ 符号:
图1 J-K触发器符号 ⑵ 功能:
表1 J-K触发器功能表 CP ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ J 0 0 0 0 1 1 1 1 K 0 0 1 1 0 0 1 1 Qn Qn?1 功能 0 1 0 1 0 1 0 1 0 保持 1 0 清零 0 1 置位 1 1 翻转 0 ⑶ 状态转换图:
图2 J-K触发器状态转换图 ⑷ 特性方程:
Qn?1?JQn?KQn ⑸ 注意事项:
① 在J-K触发器中,凡是要求接“1”的,一定要接高电平(例如5V),否则会出现错误的翻转。
① 触发器的两个输出负载不能过分悬殊,否则会出现误翻。
② J-K触发器的清零输入端在工作时一定要接高电平或连接到实验箱的清零端子。
3.时序电路的设计步骤 内容见实验预习。
四、实验内容