电路期末复习题1要点

计算机电路基础(1)#期末总复习 练习题

一.填空题

5. 用戴维南定理求内阻R0时,电路内部的独立电压源等效为____路。(短路) 6. 把PN结外加正向电压时导通,外加反向电压时截止的特性叫做________特性。(单向导电)

7. 当PN结外加正向电压时,PN结内多子________形成较大的正向电流。(电子扩散) 8。稳压管工作在——————向击穿壮态。

9. 晶体三极管作开关应用时一般工作在输出特性曲线的_______区。(饱和或截止) 10. 硅二极管具有_____导电性,其导通电压UON约为_____V。(单向,0.5V)

11. 硅NPN三极管截止时 UBE≤________, ic=iB=_________A; 饱和时UCE_________UBE; 放大时UBE>0.7V, UCE>UBE, ic=______iB。 (U0N, 0, <,β

12.逻辑变量A,B的异或表达式为:A?B=__________。(AB?AB)

13.两个__________的最小项可以合并成一个与项,并消去一个因子。(逻辑相邻) 14.最简的与或表达式,包含的与项个数少,且每个与项中含的——————个数也少。 15. 在数值电路中,逻辑变量的值只有_____个。(2个)

17.用逻辑函数的卡诺图化简,合并最小项时,每个圈中的最小项个数必须是____个。(2n) 18.对于TTL与非门,若其躁声容限值UNL,UNH越大,则其抗干扰的能力就越_____。(强) 19.一个TTL与非门输入,输出电平参数是:开启电压UIH(min)=2.0v,关闭电压UIL(max)=0.8v; UOLmax=0.5v, UOHmin=2.7v,则噪声容限UNL=______,UNH=_______,该器件的噪声容限为_______V。(0.3V, 0.7V, 0.3V)

20.在组合逻辑电路中,_________反馈电路构成的环路。(没有) 21.组合逻辑电路————记忆功能。

22.当_________编码器的几个输入端同时出现有效信号时,其输出端给出优先权较高的输入信号的代码。(优先)

23.组合逻辑电路的输出仅取决于该电路当前的输入信号,与原电路的状态_________。(无关) 24.全加器中An,Bn为本单位 的被加数和加数,Cn-1是来自低一位的进位,则向高一位的进位Cn的逻辑表达式为Cn=An?Bn?Cn-1+_________. (An?Bn)

25. 数值比较器是指能判别两个或多个二进制数_______或是否___的电路。(大小,相等) 26. 组成计数器的各个触发器的壮态能在时钟信号到达时同时翻转,它属于_计数器(同步) 27. 由双与非门构成的基本RS触发器,其特性方程为Qn+1=_____________,约束方程为

n_____________.(S?RQ;R?S?1)

28.S触发器当R=1处于有效壮态时,S输入信号应该等于———————。(0) 29. 主从型JK触发器,在CP=______期间接收J.K端信号。(1)

30.RS触发器的约束方程R+S=0表明:R,S输入信号不能同时为————————。 31.JK触发器当J=1,K=1时,可实现计数——————的功能。

32. 描述时序电路的功能需用三个方程,它们是____________方程,___________方程和状态方程。(驱动,输出)

33. 数据选择器是指能按需要从___________中选择一个送到输出端的电路。(多个输入信号) 35.两片3线—8线译码器T4138连成的电路如图1所示。T4138的功能表达式见式1,正常工作时S1=1,S2?S3?0

1

Y0?A2A1A0Y1?A2A1A0---------, ,,, “1”Y6?A2A1A0Y7?A2A1A0(式1) 。 图1 该电路当A3A2A1A0=1011时,第____(1,2)片译码器的端输出端____为0;当A3A2A1A0=0010时,第____片译码器的端输出端____为0。(2,Y3,1,Y2) 36. 图2是用D触发器接成的移位寄存器电路,试问当RD?0时,寄存器的输出Q0Q1Q2Q3=________; 若Ui=1, 当第二个CP脉冲到来后,寄存器的输出Q0Q1Q2Q3=________。(0000;1100) 图2 二 选择题 1. 在电路分析中,对电路的参考方向进行任意假设是否会影响计算结果的正确性_________。 A. 是 B. 否 (B) 4.就一般情况而言,一个电容上的_________。 A.电压不能突变 B. 电流不能突变 C.电压及电流均不能突变 (A) 5.列写基尔霍夫定律KCL时,实际上____________。 A.涉及了三套正负苻号 B. 涉及了二套C.涉及了一套 (B) 6.图3电路中____________。 A. R增加, I1增加 B. R增加, I2增加 C. R 减小, I3增加 (C) 图 3 7.一个三极管放大电路处于放大状态,当其β值变大时,三极管可能___________。A.进入饱和区 B. 进入截止区 C.同时进入饱和区和截止区 (A) 8.当一个NPN型三极管UCE小于UBE时,认为其工作在————壮态。(C) A.截止 B。放大 C。饱和 2

9.逻辑代数的基本运算是指______.

A. 与,或运算 B. 非,与或运算

C.与,或,非运算。 (C)

10. 在逻辑函数的卡若图化简中,若被合并的最小项数目越多(画的圈越大),则说明化简后_________。

A.乘积项个数越少 B. 实现该功能的门电路少C. 该乘积项含因子少 (C) A、 表述一个逻辑函数_________.

A、可以用逻辑图,表达式或真值表的任何一种 B用真值表的表达更准确C用逻辑图的表达更准确 (A)

12.逻辑函数F=AB+CD,其对偶函数F*为___________.

A. (A?B)(C?D) B. (A?B)(C?D) C. (A?B)(C?D) (B) 13. Y?AB?C(A?D)的对偶式是_________。

A.Y??(A?B)C?AD B.Y??A?BC?ADC. Y??(A?B)(C?AD)(C) 14.F?AB?C?(D?E),则其对偶式是__________。

??A. F?A?B?(C?DE) B. F?(A?B)?(C?D?E)

C. F?(A?B)?(C?DE) (C)

15. 下列一组数中______是等效的。

①. (A7)16 ② (10100110)2 ③ (166)10 ④ (00010110011)8421BCD

A. ①和④ B. ①和③ C. ②和④ D . ②和③ (AD) 16. Y?AC?ABD的最小项之和的形式是___________。

A.Y?ABCD?ABCD?ABCD?ABCD?ABCD B.Y?ABC?ABCD?ABC?ABCD

C.Y?ACD?ACD?ABCD?ABCD (A)

18.用卡诺图化简时,若对每个方格群尽可能选大,则在最简表达式中__________。

A.与项的个数少 B. 每个与项中含的变量个数少 C.化简结果具有唯一性 (B)

19. ______电路的输入电流始终为零。A. TTL电路B. CMOS电路C. 三极管反向器 (B) 20.CMOS门电路,由于其阈值电压约为电源电压的一半,因而_____。

A.其躁声容限较TTL电路较小B.其抗干扰能力较TTL电路稍差C.其躁声容限较TTL电路大(C)

21..CMOS与非门多余输入端应该________。

A. 接地B. 接电源电压C. 悬空 (B)

3

?

联系客服:779662525#qq.com(#替换为@) 苏ICP备20003344号-4