新建
上传
首页
助手
最?/div>
资料?/div>
工具

 

?/p>

4

章习题及解答

 

4.1  

用门电路设计一?/p>

4

线?/p>

2

线二进制优先编码器?/p>

编码器输入为

3

2

1

0

A

A

A

A

?/p>

3

A

优先

级最高,

0

A

优先级最低,输入信号低电平有效。输出为

1

0

Y

Y

,反码输出。电路要?/p>

加一

G

输出端,以指示最低优先级信号

0

A

输入有效?/p>

 

?/p>

4.1 

?/p>

:根据题意,可列出真值表,求表达式,画出电路图。其真值表、表达式和电?

图如图题?/p>

4.1

所示。由真值表可知

3

2

1

0

G

A

A

A

A

?/p>

?/p>

 

(a)

0   0   0   0

0   0   0   1

0   0   1   0

0   0   1   1

0   1   0   0

0   1   0   1

0   1   1   0

0   1   1   1

1   0   0   0 

1   0   0   1

1   0   1   0

1   0   1   1

1   1   0   0

1   1   0   1

1   1   1   0

1   1   1   1 

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

1

0

0

0

1

1

1

1

1

0

1

0

1

1

0

0

0

0

1

0

3

A

2

A

1

A

0

A

1

Y

0

Y

G

真值表

?/p>

1

&

1

Y

3

A

2

A

1

&

&

1

A

0

Y

&

1

G

0

A

00    01    11    10

0

0

1

0

0

0

1

1

1

1

0

0

0

0

0

0

0

0

1

1

0

1

1

1

3

A

2

A

1

A

0

A

0

3

2

3

1

Y

A

A

A

A

?/p>

?/p>

00    01    11    10

0

0

0

0

0

0

1

1

1

1

0

0

0

1

0

0

0

0

1

1

1

0

0

0

3

A

2

A

1

A

0

A

1

3

2

Y

A

A

?/p>

(b) 

求输出表达式

(c) 

编码器电路图

?/p>

  

题解

4.1

 

 

4.3 

试用

3

线?/p>

8

线译码器

74138

扩展?/p>

5

线?/p>

32

线译码器。译码器

74138

逻辑符号如图

4.16

?/p>

a

)所示?/p>

 

?/p>

4.3 

?/p>

?/p>

5

线?/p>

32

线译码器电路如图题解

4.3

所示?/p>

 

Ͼλ
新建
上传
首页
助手
最?/div>
资料?/div>
工具

 

?/p>

4

章习题及解答

 

4.1  

用门电路设计一?/p>

4

线?/p>

2

线二进制优先编码器?/p>

编码器输入为

3

2

1

0

A

A

A

A

?/p>

3

A

优先

级最高,

0

A

优先级最低,输入信号低电平有效。输出为

1

0

Y

Y

,反码输出。电路要?/p>

加一

G

输出端,以指示最低优先级信号

0

A

输入有效?/p>

 

?/p>

4.1 

?/p>

:根据题意,可列出真值表,求表达式,画出电路图。其真值表、表达式和电?

图如图题?/p>

4.1

所示。由真值表可知

3

2

1

0

G

A

A

A

A

?/p>

?/p>

 

(a)

0   0   0   0

0   0   0   1

0   0   1   0

0   0   1   1

0   1   0   0

0   1   0   1

0   1   1   0

0   1   1   1

1   0   0   0 

1   0   0   1

1   0   1   0

1   0   1   1

1   1   0   0

1   1   0   1

1   1   1   0

1   1   1   1 

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

1

0

0

0

1

1

1

1

1

0

1

0

1

1

0

0

0

0

1

0

3

A

2

A

1

A

0

A

1

Y

0

Y

G

真值表

?/p>

1

&

1

Y

3

A

2

A

1

&

&

1

A

0

Y

&

1

G

0

A

00    01    11    10

0

0

1

0

0

0

1

1

1

1

0

0

0

0

0

0

0

0

1

1

0

1

1

1

3

A

2

A

1

A

0

A

0

3

2

3

1

Y

A

A

A

A

?/p>

?/p>

00    01    11    10

0

0

0

0

0

0

1

1

1

1

0

0

0

1

0

0

0

0

1

1

1

0

0

0

3

A

2

A

1

A

0

A

1

3

2

Y

A

A

?/p>

(b) 

求输出表达式

(c) 

编码器电路图

?/p>

  

题解

4.1

 

 

4.3 

试用

3

线?/p>

8

线译码器

74138

扩展?/p>

5

线?/p>

32

线译码器。译码器

74138

逻辑符号如图

4.16

?/p>

a

)所示?/p>

 

?/p>

4.3 

?/p>

?/p>

5

线?/p>

32

线译码器电路如图题解

4.3

所示?/p>

 

">
新建
上传
首页
助手
最?/div>
资料?/div>
工具

 

?/p>

4

章习题及解答

 

4.1  

用门电路设计一?/p>

4

线?/p>

2

线二进制优先编码器?/p>

编码器输入为

3

2

1

0

A

A

A

A

?/p>

3

A

优先

级最高,

0

A

优先级最低,输入信号低电平有效。输出为

1

0

Y

Y

,反码输出。电路要?/p>

加一

G

输出端,以指示最低优先级信号

0

A

输入有效?/p>

 

?/p>

4.1 

?/p>

:根据题意,可列出真值表,求表达式,画出电路图。其真值表、表达式和电?

图如图题?/p>

4.1

所示。由真值表可知

3

2

1

0

G

A

A

A

A

?/p>

?/p>

 

(a)

0   0   0   0

0   0   0   1

0   0   1   0

0   0   1   1

0   1   0   0

0   1   0   1

0   1   1   0

0   1   1   1

1   0   0   0 

1   0   0   1

1   0   1   0

1   0   1   1

1   1   0   0

1   1   0   1

1   1   1   0

1   1   1   1 

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

1

0

0

0

1

1

1

1

1

0

1

0

1

1

0

0

0

0

1

0

3

A

2

A

1

A

0

A

1

Y

0

Y

G

真值表

?/p>

1

&

1

Y

3

A

2

A

1

&

&

1

A

0

Y

&

1

G

0

A

00    01    11    10

0

0

1

0

0

0

1

1

1

1

0

0

0

0

0

0

0

0

1

1

0

1

1

1

3

A

2

A

1

A

0

A

0

3

2

3

1

Y

A

A

A

A

?/p>

?/p>

00    01    11    10

0

0

0

0

0

0

1

1

1

1

0

0

0

1

0

0

0

0

1

1

1

0

0

0

3

A

2

A

1

A

0

A

1

3

2

Y

A

A

?/p>

(b) 

求输出表达式

(c) 

编码器电路图

?/p>

  

题解

4.1

 

 

4.3 

试用

3

线?/p>

8

线译码器

74138

扩展?/p>

5

线?/p>

32

线译码器。译码器

74138

逻辑符号如图

4.16

?/p>

a

)所示?/p>

 

?/p>

4.3 

?/p>

?/p>

5

线?/p>

32

线译码器电路如图题解

4.3

所示?/p>

 

Ͼλ">
Ͼλ
Ŀ

数字逻辑电路与系统设计[蒋立平主编][习题解答] - 百度文库
新建
上传
首页
助手
最?/div>
资料?/div>
工具

 

?/p>

4

章习题及解答

 

4.1  

用门电路设计一?/p>

4

线?/p>

2

线二进制优先编码器?/p>

编码器输入为

3

2

1

0

A

A

A

A

?/p>

3

A

优先

级最高,

0

A

优先级最低,输入信号低电平有效。输出为

1

0

Y

Y

,反码输出。电路要?/p>

加一

G

输出端,以指示最低优先级信号

0

A

输入有效?/p>

 

?/p>

4.1 

?/p>

:根据题意,可列出真值表,求表达式,画出电路图。其真值表、表达式和电?

图如图题?/p>

4.1

所示。由真值表可知

3

2

1

0

G

A

A

A

A

?/p>

?/p>

 

(a)

0   0   0   0

0   0   0   1

0   0   1   0

0   0   1   1

0   1   0   0

0   1   0   1

0   1   1   0

0   1   1   1

1   0   0   0 

1   0   0   1

1   0   1   0

1   0   1   1

1   1   0   0

1   1   0   1

1   1   1   0

1   1   1   1 

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

1

0

0

0

1

1

1

1

1

0

1

0

1

1

0

0

0

0

1

0

3

A

2

A

1

A

0

A

1

Y

0

Y

G

真值表

?/p>

1

&

1

Y

3

A

2

A

1

&

&

1

A

0

Y

&

1

G

0

A

00    01    11    10

0

0

1

0

0

0

1

1

1

1

0

0

0

0

0

0

0

0

1

1

0

1

1

1

3

A

2

A

1

A

0

A

0

3

2

3

1

Y

A

A

A

A

?/p>

?/p>

00    01    11    10

0

0

0

0

0

0

1

1

1

1

0

0

0

1

0

0

0

0

1

1

1

0

0

0

3

A

2

A

1

A

0

A

1

3

2

Y

A

A

?/p>

(b) 

求输出表达式

(c) 

编码器电路图

?/p>

  

题解

4.1

 

 

4.3 

试用

3

线?/p>

8

线译码器

74138

扩展?/p>

5

线?/p>

32

线译码器。译码器

74138

逻辑符号如图

4.16

?/p>

a

)所示?/p>

 

?/p>

4.3 

?/p>

?/p>

5

线?/p>

32

线译码器电路如图题解

4.3

所示?/p>

 



ļ׺.doc޸Ϊ.docĶ

  • ȫpsɰͼĽ̳̣ղذ棩
  • 尲ũˮȫ̡ʮ塱滮
  • ƶ¶ɿ󹤳̿Ա
  • 2018廪ѧʷ(0603)ԿĿοĿϰ---
  • 2015-2020йҵչ״гⱨ - ͼ
  • ڳ㴦շ̽
  • 3500úֱƴ
  • SAP(ƪ)
  • PHP1
  • 2018꼶ѧҵ()

վ

԰ Ͼλ
ϵͷ779662525#qq.com(#滻Ϊ@)